10.3969/j.issn.1004-373X.2006.08.050
一种10 bit电流型DAC电流源晶体管的抗失配设计
在高速高精度电流型DAC的设计中,电流源晶体管的匹配问题是设计的关键.针对10 bit DAC提出了一种对梯度误差和边缘效应不灵敏的电流源晶体管布局方案,并从单元电流源晶体管尺寸的选取到该方案具有这种特性的原因及他的具体实现都做了详细的讨论.该方案已应用于四川登巅微电子有限公司的10 bit 500 M DAC中.
数模转换器、CMOS、高精度、系统误差
29
TN710.2(基本电子电路)
2006-05-11(万方平台首次上网日期,不代表论文的发表时间)
共3页
110-112