10.3969/j.issn.1004-373X.2006.03.050
基于FPGA APEX20K实现RS编/ 译码应用
FPGA是一种新型的高密度大容量的PLD. RS码是目前应用最广泛的纠错编码之一.本设计并不讨论RS码的算法,RS编/译码部分直接利用Altera公司的Reed-Solomon Compiler生成.针对FPGA APEX20K系列器件,实现RS编/译码应用.并在此基础上,通过比较运用FIFO宏模块前后的编译报告,发现运用FIFO宏模块能够使设计所占用的资源大大减少,说明FPGA内部逻辑优化的重要性.
FPGA、RS码、FIFO宏模块、数字信号传输
29
TN919.3
2006-03-09(万方平台首次上网日期,不代表论文的发表时间)
共3页
125-127