期刊专题

10.3969/j.issn.1004-373X.2006.03.050

基于FPGA APEX20K实现RS编/ 译码应用

引用
FPGA是一种新型的高密度大容量的PLD. RS码是目前应用最广泛的纠错编码之一.本设计并不讨论RS码的算法,RS编/译码部分直接利用Altera公司的Reed-Solomon Compiler生成.针对FPGA APEX20K系列器件,实现RS编/译码应用.并在此基础上,通过比较运用FIFO宏模块前后的编译报告,发现运用FIFO宏模块能够使设计所占用的资源大大减少,说明FPGA内部逻辑优化的重要性.

FPGA、RS码、FIFO宏模块、数字信号传输

29

TN919.3

2006-03-09(万方平台首次上网日期,不代表论文的发表时间)

共3页

125-127

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

29

2006,29(3)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn