10.3969/j.issn.1004-373X.2006.03.048
Reed-Solomon编译码器的设计与FPGA实现
RS (Reed-Solomon)码是一类重要的线性分组码,具有很强的纠错能力,被广泛地应用于各种现代通信系统中.译码器采用修正的欧几里德算法(MEA),并在实现中使用一种新的伽罗华域乘法器,从而降低RS码编译码硬件实现的复杂度.并利用Verilog HDL语言实现了RS(255,249)码的编译码器各个模块的功能.
Reed-Solomon编译码、ME算法、FPGA、verilog语言
29
TN919.3
2006-03-09(万方平台首次上网日期,不代表论文的发表时间)
共4页
119-121,124