10.3969/j.issn.1004-373X.2006.03.031
一种高单位增益带宽CMOS全差分运算放大器
设计并讨论了一种高单位增益带宽CMOS全差分运算放大器.由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故设计的放大器采用了折叠共源共栅结构以及开关电容共模反馈电路技术,并达到了高单位增益带宽的设计目的.基于TSMC 0.25 μm CMOS工艺,仿真结果表明,在2.5 V的单电源电压下,运算放大器的直流开环增益为70 dB,单位增益带宽为500 MHz.
单位增益带宽、折叠共源共栅、开关电容共模反馈、全差分
29
TN402(微电子学、集成电路(IC))
中国科学院资助项目60476046;国家部级科研项目51408010205DZ0164
2006-03-09(万方平台首次上网日期,不代表论文的发表时间)
共4页
68-71