期刊专题

10.3969/j.issn.1004-373X.2005.18.040

Verilog HDL中阻塞与非阻塞过程赋值的区别与应用

引用
阻塞与非阻塞过程赋值在Verilog语言中是最容易混淆的两种结构,正确理解两者在仿真和综合中的区别是很困难的.阻塞与非阻塞过程赋值的误用不仅在仿真时会产生一些逻辑错误,而且会造成仿真与综合的不一致,更为严重的是往往这种错误不易被发现.为解决这一问题,必须深刻理解阻塞与非阻塞过程赋值的功能和执行过程的本质区别.并在此基础上运用一些可以产生可综合逻辑并能避免仿真错误的重要的编码风格,才可以有效地避免阻塞与非阻塞过程赋值的误用.

Verilog HDL、阻塞式过程赋值、非阻塞式过程赋值、有限状态机

28

TP312(计算技术、计算机技术)

2005-10-20(万方平台首次上网日期,不代表论文的发表时间)

共3页

99-101

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

28

2005,28(18)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn