10.3969/j.issn.1004-373X.2005.18.035
高速缓冲存储器的设计与实现
随着芯片集成度的提高,在高速CPU与低速内存之间插入有缓冲作用的速度较快、容量较小的高速缓冲存储器,解决了两者速度的平衡和匹配问题,对微处理器整体性能有很大提高.本文从高速缓存的结构和基本理论出发,理论结合实际,介绍了32位高性能、低功耗嵌入式微处理器中高速缓存的实现方法,从RTL设计到版图设计的各个部分进行了论述,并介绍了该模块全定制部分电路和版图的实现.
32位嵌入式CPU、高速缓存、基本结构、全定制、电路和版图设计
28
TP343(计算技术、计算机技术)
2005-10-20(万方平台首次上网日期,不代表论文的发表时间)
共3页
86-88