10.3969/j.issn.1004-373X.2005.13.020
基于SRFFT算法的FIR数字滤波器设计及ADSP21160实现
基于分裂基FFT(SRFFT)算法设计FIR数字滤波器,首先将输入信号经A/D转换成数字序列,运用重叠相加法将数字序列分段成固定长度的数据组,然后采用SRFFT算法对固定长度的数据组将时域的卷积运算转换为频域的复乘运算,再利用分裂基IFFT(SRIFFT)转换回时域,从而达到滤波的效果.基于SRFFT算法的FIR数字滤波器较其他FFT算法大量减少了复乘加运算量,提高了滤波效率.本文设计的滤波器是一个长度为400~500阶的可变FIR数字滤波器,输入信号为采样速率10 MHz的复数据,根据系统处理要求,采用2片高速浮点芯片ADSP21160构成多处理器并行系统来实现高速FIR数字滤波器的设计.
FIR、SRFFT、重叠相加、ADSP21160、并行系统
28
TN713+.7(基本电子电路)
2005-08-11(万方平台首次上网日期,不代表论文的发表时间)
共5页
51-55