期刊专题

10.3969/j.issn.1004-373X.2004.13.008

利用CPLD实现DDS的逻辑控制

引用
介绍了在DDS电路设计中,用CPLD产生波形时序的一个实例,他采用Altera公司的EP1K50TC144器件及MAX+PLUS Ⅱ开发系统实现.由于采用该器件,简化了电路设计,减小了设备体积,同时也使系统的可靠性和设计的灵活性大大提高.

DDS、CPLD、DSP、逻辑控制

27

TP312(计算技术、计算机技术)

2004-07-31(万方平台首次上网日期,不代表论文的发表时间)

共3页

22-24

暂无封面信息
查看本期封面目录

现代电子技术

1004-373X

61-1224/TN

27

2004,27(13)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn