10.3969/j.issn.1004-373X.2001.08.030
CPLD器件在雷达模拟信号源设计中的应用
雷达系统的机内自检与测试(BIT)是现代雷达设计中不可缺少的一项功能,雷达模拟信号源是雷达自检与测试系统的重要组成部分.介绍了一种雷达模拟信号源设计实例,它采用Altera公司的可编程逻辑器件EPF10K50EQC240及MAX+PLUSⅡ开发系统实现.由于采用该器件,简化了电路设计,减小了设备体积,同时也使设备的可靠性和设计的灵活性大大提高.
模拟信号源、FPGA/CPLD
TN95
2005-02-22(万方平台首次上网日期,不代表论文的发表时间)
共4页
80-83