10.3969/j.issn.1674-7976.2019.01.012
数字自动增益控制FPGA设计
针对数字自动增益控制设计存在迭代收敛的问题,本文设计了一种数字同步浮点计算自动增益控制的方法.通过浮点计算,可以准确的计算出增益控制字,实现高稳定度输出,同时使用同步处理减少因数据和增益控制字不同步带来的增益抖动.最后通过算法及FPGA硬件仿真验证了设计的有效性.
自动增益控制、浮点运算、同步处理
10
TN85(无线电设备、电信设备)
2019-04-04(万方平台首次上网日期,不代表论文的发表时间)
共5页
51-55