低杂散锁相环中鉴频鉴相器与电荷泵的设计
采用TSMC 0.18 μm混合CMOS工艺,设计了一种应用在1.571 GHz GNSS接收机中低杂散锁相环的鉴频鉴相器与电荷泵电路.鉴频鉴相器采用两相非重叠时钟结构和延时可控电路,实现了鉴频鉴相器的延时失配最小化和导通时间可调,在降低杂散的同时消除死区.电荷泵采用4路控制信号和1路可控充电和放电电路,有效地优化了电流失配和电荷泵电流的大小,进一步降低锁相环的杂散.测试结果表明,在电源电压为1.8V,电荷泵电流为100 μA时,延时失配和充放电电流失配近似为0,杂散为-71.77 dBc@16.375 MHz.
锁相环、鉴频鉴相器、电荷泵、低杂散、延时失配、电流失配
46
TN432(微电子学、集成电路(IC))
国家自然科学基金资助项目41274047;广东省科技计划资助项目2013B090500049;江苏省自然科学基金资助项目BK2012639
2016-06-02(万方平台首次上网日期,不代表论文的发表时间)
228-232