期刊专题

一种高电源噪声抑制比的LDO设计

引用
在分析LDO中频段电源噪声抑制比的基础上,采用自适应偏置结构,设计了一种高电源噪声抑制比的LDO电路.通过进一步引入基于高通滤波器的电源噪声抑制增强电路,提升了LDO在中频段电源噪声抑制比.电路采用0.13 μm CMOS工艺设计,整个芯片面积为0.123 mm2,静态电流为29.3 μA,功率管上电压降为0.2V.LDO的电源噪声抑制比在100 kHz时为65 dB,在2 MHz时可达75 dB.

低压差线性稳压器、电源噪声抑制比、电源管理系统

45

TN432(微电子学、集成电路(IC))

预研项目51308020305;模拟集成电路重点实验室基金资助项目9140C090503140C09045

2015-10-28(万方平台首次上网日期,不代表论文的发表时间)

590-593,598

暂无封面信息
查看本期封面目录

微电子学

1004-3365

50-1090/TN

45

2015,45(5)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn