低功耗超高频电子标签数字基带电路设计
利用超高频电子标签功耗低、面积小的特点,设计了一款具有新型架构的低功耗数字基带电路.采用异步电路设计,并加入了三个层次的门控时序,从顶层设计到底层器件,最大程度地减少了器件冗余翻转,降低了功耗.该数字基带可完全兼容EPCTM Class-1 Generation-2 V1.2.0协议.电路采用SMIC 0.18 μm CMOS工艺流片,测试结果表明,在1.8V供电电压下,数字基带功耗为6.24 μW.
低功耗、三级门控、异步、超高频电子标签
45
TN492(微电子学、集成电路(IC))
2015-10-28(万方平台首次上网日期,不代表论文的发表时间)
573-576