10.3321/j.issn:1000-436X.2008.12.001
多核架构下实时IP流测量的硬件加速方法
提出了一种多核架构下实时IP 流测量的硬件加速方法.FPGA以线速捕获OC-192 链路数据报文,并将数据记录以IP 流为单位均衡至多个处理器核对应的亲核缓存队列中,利用流标识的多级散列值检测流表更新碰撞.实验表明,这种方法可以有效提高IP 流的分析速度,在数据包长75byte的情况下,能够实时线速处理OC-192速率的流量,对高速骨干网多并发流下业务流的在线识别和分析具有重要意义.
计算机系统结构、网络测量、硬件加速、IP流、多核架构、FPGA
29
TP393(计算技术、计算机技术)
国家重点基础研究发展计划"973"计划基金资助项目2007CB310702;国家高技术研究发展计划"863"计划基金资助项目2007AA01Z467;中国科学院重大科研装备研制基金资助项目YZ200824
2009-03-10(万方平台首次上网日期,不代表论文的发表时间)
共9页
1-9