10.3321/j.issn:1000-436X.2005.01.002
一种新型硬件可配置公钥制密码协处理器的VLSI实现
提出了一种新型的硬件可配置的密码协处理器,同时适用于GF(p)和GF(2m)两种域,可以实现RSA和ECC两种目前主流的加密算法.同时又具备硬件可配置的特点,可以完成32~512bit的模乘运算而无需对硬件做任何修改.本文的密码协处理芯片用TSMC 0.35μm标准单元库综合,可以工作在100MHz时钟下,等效单元45k等效门,512bit的模乘运算速度可以达到190kbit/s,一次椭圆曲线上的233bit的点加运算只需18μs.
密码系统、协处理器、RSA、椭圆曲线密码
26
TP391(计算技术、计算机技术)
国家高技术研究发展计划863计划2003AA1Z1270;上海市科委资助项目03dz15001
2005-03-09(万方平台首次上网日期,不代表论文的发表时间)
共7页
6-11,26