用FPGA实现SOC技术宽间隔跳频发射系统的研究
使用VerilogHDL硬件描述语言在现场可编程门阵列(FPGA)上成功地实现基带与调制的片上系统(SOC),该系统与MC145152频率合成器相连接,组成完整的跳频发射实验系统.对其进行了介绍,指明该系统经过测试,工作正常.
现场可编程门阵列、片上系统、宽间隔跳频
TN914.41
天津市自然科学基金13600911
2004-05-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
8-12
现场可编程门阵列、片上系统、宽间隔跳频
TN914.41
天津市自然科学基金13600911
2004-05-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
8-12
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn