10.3969/j.issn.0493-2137.2011.02.001
基于FPGA的EMT系统设计
为了提高电磁层析成像(EMT)系统的性能,设计了一套基于FPGA的EMT系统.DDS模块、数字解调模块、MCU控制模块、DA接口模块、AD接口模块和USB通信模块均集成在一块FPGA芯片中.分析了激励频率、采样频率和MAC IP核累加点数3者对解调过程的误差的影响,提出了通用的设计原则.通过信噪比实验对系统进行了评价和激励频率的优选,采用基于截断奇异值的反投影法获得不同分布的重建图像,其成像速度达到了27帧/s.高度的集成化提高了系统的稳定性,降低了调试难度.该系统设计方案也可以移植到EIT、ECT和ERT系统.
电磁层析成像、现场可编程门阵列(FPGA)、数字解调、图像重建
44
TP216(自动化技术及设备)
国家自然科学基金资助项目60672076
2011-06-14(万方平台首次上网日期,不代表论文的发表时间)
共6页
95-100