10.13899/j.cnki.szptxb.2015.05.003
尺寸及版图设计对集成电路差分放大器性能的影响
CMOS 差分放大器是现代集成电路设计中一个非常重要的电路结构。由于 CMOS 差分放大器对其版图设计以及晶体管尺寸非常敏感,CMOS 差分放大器设计是模拟电路设计的一个难题。本文利用 Powerchip Semiconductor Corp 的 L110_N 工艺实现了不同结构以及不同尺寸的 CMOS 差分放大器的电路图和版图设计,并利用 HSPICE 对这些设计进行了后仿真,得到了不同尺寸和版图结构下性能对比结果,对相关领域集成电路设计有很好的指导意义。
集成电路、差分放大器、CMOS、版图设计
TN791(基本电子电路)
2015-10-13(万方平台首次上网日期,不代表论文的发表时间)
共5页
12-15,41