基于FPGA的SDH设备时钟芯片技术
介绍一种采用FPGA(现场可编程门阵列电路)实现SDH(同步数字体系)设备时钟芯片设计技术,硬件主要由1个FPGA和1个高精度温补时钟组成.通过该技术,可以在FPGA中实现需要专用芯片才能实现的时钟芯片各种功能,而且输入时钟数量对比专用芯片更加灵活,实现该功能的成本降低三分之一.该技术实现的时钟输出完全符合ITU-TG.813标准,可广泛应用于各种SDH设备中.
FPGA、时钟芯片设计、SDH
13
TN959.31
2014-06-19(万方平台首次上网日期,不代表论文的发表时间)
共4页
59-62