10.16791/j.cnki.sjg.2024.07.003
几种基于忆阻器的触发器电路设计
在晶体管逐渐接近理论性能极限的情况下,为了进一步提高集成电路的集成度,减小电路面积,降低功耗,除进一步压缩晶体管特征尺寸的思路外,可以采用另一种提高集成度的思路,即尝试使用电路面积极小的新型元件忆阻器替代晶体管.文章提出基于忆阻器的触发器电路设计方法:根据传统的电路理论、数电、模电以及忆阻器的原理与特性,结合CMOS(互补金属氧化物半导体)与忆阻器的优势,对于传统的SR触发器、D触发器、JK触发器以及T触发器电路进行重新设计,并且运用LTSPICE软件对设计的电路进行仿真和验证电路结构的正确性.与传统的触发器电路对比,基于忆阻器的触发器使用的电路元件数量更少,电路的复杂度大大降低,因而能够在一定程度上减小触发器的电路面积.
忆阻器、触发器电路、仿真、LTSPICE
41
TN791(基本电子电路)
国家自然科学基金;华中科技大学实验技术研究项目
2024-08-19(万方平台首次上网日期,不代表论文的发表时间)
共7页
15-21