10.16791/j.cnki.sjg.2022.02.024
一种适用于CMOS图像传感器的ADC模块设计
针对移动终端图像处理传感器对速度和精度的高要求,设计了一种CMOS图像传感器(CIS)的10 bit的ADC模块,在该模块的DAC单元,采用基于多级电流镜的电流型DAC电路的设计,以提高响应速度,同时采用多重采样的方式抑制电路本身的噪声比;在比较器单元,采用了并列开环多级比较器的设计,以达到芯片对速度的要求;在计数器单元,用格雷码进行计数编码,同时对编码结果以阵列的方式进行高速锁存.电路使用SMIC 65 nm的工艺进行设计验证,测试结果表明在500 MHz的工作频率下,ADC的DNL为0.787~1.192LSB,INL为–0.0548%~0.0608%,有效位数为10 bit.
CMOS图像传感器、DAC电路、电流镜、格雷码、多重采样
39
TN431(微电子学、集成电路(IC))
四川省高等教育人才培养质量;教学改革项目
2022-04-02(万方平台首次上网日期,不代表论文的发表时间)
共5页
124-128