期刊专题

10.16791/j.cnki.sjg.2022.02.013

基于Knowm忆阻器的2线-9线译码器在FPGA中的设计与实现

引用
在教学中引入"基于忆阻器的三值数字逻辑电路设计"实验项目,成功地将数字电路、EDA技术与新兴的忆阻器技术相融合.建立和设计了Knowm忆阻器的SPICE模型和FPGA模型,在此基础上,利用前期设计成功的基于忆阻三值数字逻辑电路实现的1线-3线译码器电路,进一步设计了基于三值数字逻辑电路的2线-9线译码器,并对其有效性进行了验证.最后,在FPGA中设计了通过二输入信号点亮9个LED灯的实验,有效验证了2线-9线译码器,提高了传统3线-8线译码器的运行效率,节省集成电路面积,提高电路集成度.

忆阻器、三值数字逻辑电路、1线-3线译码器、2线-9线译码器

39

TM131.5(电工基础理论)

浙江省国家自然科学基金;国家自然科学基金;杭州电子科技大学研究生核心课程建设项目

2022-04-02(万方平台首次上网日期,不代表论文的发表时间)

共7页

66-72

相关文献
评论
暂无封面信息
查看本期封面目录

实验技术与管理

1002-4956

11-2034/T

39

2022,39(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn