10.16791/j.cnki.sjg.2021.05.009
基于System Generator的稀疏编码算法设计及硬件实现
为了提高稀疏编码算法的处理速度,设计了一种通过System Generator在FPGA上实现的正交匹配追踪算法.算法由矩阵数据并行输出模块、矩阵乘法运算模块、最匹配原子与列索引选择模块、Cholesky分解模块与求逆算法模块、残差更新模块5个模块组成.通过对模块内部算法并行化设计,提高了正交匹配追踪算法的运行速率.仿真结果表明:设计的系统可以有效实现正交匹配追踪算法,算法的处理速度比软件处理有了明显的提升,处理结果精度较好,证明该设计可行且有效.
稀疏编码;正交匹配追踪;现场可编程门阵列;乔列斯基分解;硬件实现
38
TP391.4(计算技术、计算机技术)
国家自然科学基金项目81803056
2021-08-16(万方平台首次上网日期,不代表论文的发表时间)
共8页
42-49