10.3969/j.issn.1002-4956.2009.10.017
基于FPGA的多体制解调器设计
给出了一种基于FPGA的多体制解调器实验模块的设计,包括解调器的硬件结构、解调数学模型、Simulink仿真和VHDL语言编程.该解调器能实现5种方式的解调,功能和性能测试结果表明该解调器设计合理、有效.
多体制解调器、现场可编程门阵列、数字解调、模拟解调
26
TN915.05;G642.423
2009-12-30(万方平台首次上网日期,不代表论文的发表时间)
共5页
52-56
10.3969/j.issn.1002-4956.2009.10.017
多体制解调器、现场可编程门阵列、数字解调、模拟解调
26
TN915.05;G642.423
2009-12-30(万方平台首次上网日期,不代表论文的发表时间)
共5页
52-56
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn