10.7688/j.issn.1000-1646.2017.06.13
全差分结构低功耗CMOS运算放大器设计
为了减小低电源电压以及短沟道效应对放大器的影响,获得低电压高增益的放大器,提出了一种基于65 nm CMOS工艺技术的全差分运算跨导放大器(OTA).采用基于增益增强技术的折叠共源共栅拓扑结构,使放大器具有轨到轨输入及大输出摆幅特性,同时兼备高速、高增益及低功耗优点.电路仿真结果表明,其直流增益为82 dB,增益带宽为477 MHz,相位裕度为59°.正常工艺角下稳定时间为10 ns,稳定精度为0.05%,而功耗仅为4.8 mW.
CMOS集成电路、增益增强、运算跨导放大器、高速、高增益、低功耗、折叠共源共栅结构、高增益带宽
39
TN432(微电子学、集成电路(IC))
中国博士后科学基金资助项目2015T80797
2017-12-06(万方平台首次上网日期,不代表论文的发表时间)
共5页
670-674