10.3969/j.issn.1009-4873.2018.06.003
基于FPGA的电子密码锁控制电路设计
按照电子密码锁的基本设计要求提出了一种基于FPGA的电子密码锁设计方案,采用硬件描述语言Verilog HDL实现,设计电路主要由分频模块、输入处理模块、控制模块、处理计算模块及显示驱动模块组成.利用QuartusⅡ+ Modelsim方式从密码设置、密码正确解锁、清除输入、密码错误、电路报警方面对设计电路进行仿真验证.结果表明,基于FPGA设计的电子密码锁具有高效可靠、安全灵活、操作简单等优点.
FPGA、电子密码锁、控制电路、Verilog HDL
30
TS914.211+.7
重庆电子工程职业学院立项科研项目XJZK201805
2019-01-25(万方平台首次上网日期,不代表论文的发表时间)
共5页
11-15