10.3969/j.issn.1006-7604.2008.05.011
采用FPGA集成DSP功能提高成像应用的性能
@@ 在Cyclone(R)FPGA(R)中实现Altera(R)Nios(R)处理器的解决方案,其最新的低成本FPGA能够将一个完整的32位RISC处理器和存储器模块、PLL以及大量的逻辑资源集成到一起,实现专用视频信号处理功能.在FPGA中集成PLL可以解决与电路板级多时钟系统相关的大量问题.
资源集成、处理功能、提高、成像、应用、处理器、存储器模块、系统相关、视频信号、解决方案、多时钟、低成本、问题、逻辑、电路、板级
TN9;TP2
2008-07-08(万方平台首次上网日期,不代表论文的发表时间)
共2页
34-35