期刊专题

第三讲FPGA设计的基本原则、技巧与时序电路设计

引用
@@ FPGA设计的基本原则面积与速度折衷原则面积和速度是ASIC芯片设计中一对相互制约、影响成本和性能的指标,贯穿FPGA设计的始终.在FPGA设计中,面积是指一个设计消耗的FPGA内部逻辑资源的数量,可以用消耗的触发器和查找表的个数或者是等效逻辑门数来衡量;速度是指一个设计在FPGA上稳定运行时所能达到的最高频率,由设计时序状态决定.

时序电路设计、技巧、面积、折衷原则、影响成本、芯片设计、时序状态、逻辑资源、运行时、逻辑门、高频率、触发器、查找表、制约、指标、性能、等效

U46(汽车工程)

2006-10-16(万方平台首次上网日期,不代表论文的发表时间)

共4页

50-53

暂无封面信息
查看本期封面目录

世界电子元器件

1006-7604

11-3540/TN

2006,(9)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn