期刊专题

10.3969/j.issn.1002-5057.2023.02.008

三输入独立栅FETs的电路设计方法研究

引用
本文我们用目前已经提出来的具有不同开关功能的三输入器件进行电路设计.在设计电路时,让电路所需的晶体管数目更少,功耗更低.三输入器件具有三个信号输入端,它的信号处理能力比传统单输入器件更强.我们以全加器和近似4-2压缩器电路为例,来说明三输入独立栅FETs的电路设计方法,并比较用三输入器件设计的电路与用传统单输入器件设计的电路的性能.用Verilog-A语言建立好的查找表模型用于三输入器件,选取32nm的BSIM-CMG模型用于传统单输入器件.仿真工具我们选用HSPICE.仿真电路时,给予相同的输入信号.结果表明用三输入器件去设计全加器和近似4-2压缩器电路时,消耗的晶体管数目减少了 65%,功耗延时积减少了约80%.因此,这项新颖的电路设计技术为低功耗和高密度集成电路提供了一种新的设计思路.

全加器、近似4-2压缩器、三输入器件

TN402;TN386;TN912.283

国家自然科学基金;浙江省自然科学基金资助项目

2023-05-18(万方平台首次上网日期,不代表论文的发表时间)

共6页

31-35,39

相关文献
评论
暂无封面信息
查看本期封面目录

数据通信

1002-5057

11-2841/TP

2023,(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn