10.3969/j.issn.1673-1549.2006.01.018
高速浮点FFT处理器的FPGA实现
介绍了一种基于FPGA的1024点自定义24位浮点FFT处理器的设计.采用改进的蝶形运算单元,减小了系统的硬件消耗,改善了系统的性能.采用流水的方式提高了系统的处理速度,使计算与存储器读/写等操作协调一致;浮点算法使得系统具有较高的处理精度.该设计方法可以广泛应用于高速数字信号处理领域.
可编程门阵列、浮点快速傅立叶处理器、蝶形、位反序
19
TP331.1(计算技术、计算机技术)
2006-04-06(万方平台首次上网日期,不代表论文的发表时间)
共4页
60-63