快闪存储器阈值电压分布读取电路设计
提出了一种浮栅型快闪存储器(flash memory)阈值电压分布读取方法.其读出电路结构主要包括电容反馈互导放大器(capacitor feedback trans-impedance amplifier,CTIA)和8b循环型模数转换器(cyclic analog-to-digital converter),以上电路将存储单元的阈值电压进行数字量化输出.此外芯片还集成了译码电路、高压电路、偏置电路和控制电路等辅助电路.上述设计采用0.13 μm 2P3M NOR快闪存储器工艺,芯片面积为2.1mm×2.8 mm,其中存储阵列包含1 024×1 024个存储单元.测试结果表明该读取电路能够精确地读取快闪存储器的阈值电压分布,可以用来进行存储阵列器件和工艺的离散性等特性研究,也可以用于编程/擦除算法的优化设计.
快闪存储器、阈值电压分布、循环型模数转换器
54
TN402(微电子学、集成电路(IC))
2014-08-08(万方平台首次上网日期,不代表论文的发表时间)
546-550