期刊专题

10.3321/j.issn:1000-0054.2001.07.031

嵌入式RSA加解密处理器

引用
RSA加密是一个运算密集的过程,为了CPU能实时进行处理,设计了一种嵌入式RSA处理器,它可以在外部微处理器的控制下完成RSA加解密运算。设计中采用了适合硬件实现的CIOS方法,在保持硬件规模较小的同时加速模乘运算速度。在设计中还采用了窗口法减少模幂运算过程中所需进行的模乘运算次数,大大提高了处理速度。在电路的控制逻辑中,采取了流水线操作,进一步提高了处理速度。在20 MHz的时钟频率下,该处理器完成1024 bit的模幂运算最多只需160 ms。电路规模约为26 000等效逻辑门,适合用于各种嵌入式系统中。

公钥密码算法、RSA算法、Montgomery模乘、CIOS方法、窗口法、嵌入式

41

TN918

国家自然科学基金59995550-01;清华大学校科研和教改项目

2004-01-08(万方平台首次上网日期,不代表论文的发表时间)

共4页

110-113

相关文献
评论
暂无封面信息
查看本期封面目录

清华大学学报(自然科学版)

1000-0054

11-2223/N

41

2001,41(7)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn