期刊专题

10.3321/j.issn:1000-0054.1999.05.029

CMOS集成电路设计中的功耗优化技术

引用
对近年来发展起来的CMOS(互补型金属-氧化物-半导体)集成电路的各种低功耗设计方法进行了分析和比较.阐述了在电路级、逻辑级、寄存器传输级以及行为级.算法级和系统级等不同层次上的功耗优化的理论和方法,并且对在各个层次上功耗优化所能达到的功耗改善的极限以及可改进的潜力作了进一步的探讨.

CMOS集成电路、低功耗设计、功耗优化

39

TN402(微电子学、集成电路(IC))

科技部专项基金97-760-02-01

2004-01-08(万方平台首次上网日期,不代表论文的发表时间)

共4页

108-111

暂无封面信息
查看本期封面目录

清华大学学报(自然科学版)

1000-0054

11-2223/N

39

1999,39(5)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn