10.3321/j.issn:1000-0054.1999.05.020
低速率语音编解码专用芯片的设计
为了满足可视电话系统对高质量,低成本语音编解码器的需要,采用数字信号处理器内核(DSP Core)的方法,设计了符合ITU-T G.723.1建议的5.3kbit/s和6.3kbit/s双速率语音编解码器专用芯片.针对G.723.1算法特点,进行算法优化,如变卷积运算为加/减运算,避开求余运算等,并对需要最大运算量的情况作了模拟,保证语音编解码器在最坏情况下也能正常工作.根据专用芯片的结构,设计了编解码器的流程和接口模块,用较少的运算量和较小的存储空间,实时实现了G.723.1建议及其附录A的全部功能和选项,并通过了全套测试序列的检验,而且留出足够多的资源实现自适应回声抵消、调制解调等其它功能.
低速率语音编码、专用芯片、可视电话
39
TN912.3
国家科技攻关项目863-3-T-304-02
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
73-76