10.13232/j.cnki.jnju.2021.03.015
基于CORDIC的低功耗复合计算架构
在大数据量计算的雷达成像系统研究中,降低匹配函数的资源占用与功耗是重要的研究课题,而除法与平方根是匹配函数中计算的核心.提出一种在坐标旋转数字计算机(Coordinate Rotation Digital Computer,CORDIC)中利用附加函数计算平方根和除法的无乘法器且可靠的设计架构,消除了在不同硬件上计算平方根与除法的限制.在保证计算速度与精度的前提下,低资源占用与低功耗是该架构的显著特征.在Xilinx Virtex-6(XC6vlx240t)上完成16bit精度电路的硬件仿真实验,该结构的最大时钟频率为201 MHz,实例电路在UMC 90 nm技术节点下以1 MHz的频率在ASIC上实现.与以往的类似工作相比,该结构减少了84.23%的Slice LUTs,节省77.02%的功耗,并在最大时钟频率上有所提升.同时,对提出的架构进行了误差分析,16 bit精度电路在平方根与除法计算中的平均绝对误差(Mean Absolute Error,MAE)分别为1.8×10-4和2.7×10-4.为进一步可视化误差,还进行了比特位误差(Bit Position Error)实验.
CORDIC;平方根;除法;平行CORDIC;反余弦
57
TN47(微电子学、集成电路(IC))
光电信息控制和安全技术重点实验室资助项目JCKY2019210C053
2021-08-16(万方平台首次上网日期,不代表论文的发表时间)
共7页
466-472