基于FPGA的宽带ADC采集系统的设计与实现
针对宽带采集系统设计中的时钟抖动、高速ADC电路、高速数据缓存和高速数据传输等问题,阐述了一种基于FPGA为主控芯片、DDRII作为缓存模块、采样速率为500 MHz的宽带ADC数据采集系统的设计与实现.分析了各部分对采集系统的影响和在设计中需要注意的问题.对设计的系统进行了性能测试.
雷达、信号处理、FPGA、采集系统、ADC
36
TN911.7
2017-01-20(万方平台首次上网日期,不代表论文的发表时间)
41-44
雷达、信号处理、FPGA、采集系统、ADC
36
TN911.7
2017-01-20(万方平台首次上网日期,不代表论文的发表时间)
41-44
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn