10.3969/j.issn.1007-3973.2012.09.044
SPI4.2总线测试仪逻辑的设计
该设计基于FPGA为SPI4.2总线提供自发包和收包校验功能。在系统的下行侧,根据要求发送数据包,在包文的传输过程中采用整包模式和BURST突发模式传输数据,利用SPI4.2的状态字控制数据的发送过程,并运用CRC冗余算法对包文进行校验,将其校验结果加在包文最后4字节。在系统的上行侧检测数据包,接受满足SPI4.2总线协议的包文,对包长,包头内容,包尾CRC分别进行检验,检测到错误则报警。该设计满足了检验SPI4.2总线好坏的目的,为使用SPI4.2总线的工程设计提供了有益的帮助。
FPGA、SPI4.2总线、检测
TP393(计算技术、计算机技术)
2012-11-12(万方平台首次上网日期,不代表论文的发表时间)
共3页
79-81