期刊专题

10.3969/j.issn.1007-3973.2012.09.044

SPI4.2总线测试仪逻辑的设计

引用
该设计基于FPGA为SPI4.2总线提供自发包和收包校验功能。在系统的下行侧,根据要求发送数据包,在包文的传输过程中采用整包模式和BURST突发模式传输数据,利用SPI4.2的状态字控制数据的发送过程,并运用CRC冗余算法对包文进行校验,将其校验结果加在包文最后4字节。在系统的上行侧检测数据包,接受满足SPI4.2总线协议的包文,对包长,包头内容,包尾CRC分别进行检验,检测到错误则报警。该设计满足了检验SPI4.2总线好坏的目的,为使用SPI4.2总线的工程设计提供了有益的帮助。

FPGA、SPI4.2总线、检测

TP393(计算技术、计算机技术)

2012-11-12(万方平台首次上网日期,不代表论文的发表时间)

共3页

79-81

暂无封面信息
查看本期封面目录

科协论坛(下半月)

1007-3973

42-1341/G3

2012,(9)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn