期刊专题

10.3969/j.issn.1007-3973.2008.03.067

几种不同架构的加法器的设计与比较

引用
加法器是数字IC设计中的一个基础,其性能的好坏有时会直接影响到整个IC的性能,本文分别介绍了CRA(Carry ripple adder)、CLA(Carrylook abeadadder)、CSA(Carry selectadder)和BKA(Brent-KungAdder)等几种常用架构的加法器.并用Verilog HDL语言对其进行了设计,利用常用的EDA工具,如:Modelsim、Vefilog_XL、NCverilog对其做了仿真对比.分析了它们各自的面积、运算速度、功耗等性能特点.

加法器、CRA、CLA、CSA、BKA

TP183(自动化基础理论)

2008-07-02(万方平台首次上网日期,不代表论文的发表时间)

共2页

83-84

相关文献
评论
暂无封面信息
查看本期封面目录

科协论坛(下半月)

1007-3973

42-1341/G3

2008,(3)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn