10.3969/j.issn.1007-3973.2008.03.067
几种不同架构的加法器的设计与比较
加法器是数字IC设计中的一个基础,其性能的好坏有时会直接影响到整个IC的性能,本文分别介绍了CRA(Carry ripple adder)、CLA(Carrylook abeadadder)、CSA(Carry selectadder)和BKA(Brent-KungAdder)等几种常用架构的加法器.并用Verilog HDL语言对其进行了设计,利用常用的EDA工具,如:Modelsim、Vefilog_XL、NCverilog对其做了仿真对比.分析了它们各自的面积、运算速度、功耗等性能特点.
加法器、CRA、CLA、CSA、BKA
TP183(自动化基础理论)
2008-07-02(万方平台首次上网日期,不代表论文的发表时间)
共2页
83-84