10.3969/j.issn.1671-1815.2023.06.028
基于线段投影的ADMM-LP译码算法硬件实现
奇偶校验多胞体投影是交替方向乘子法(alternating direction method of multipliers,ADMM)译码算法中最为复杂的部分,复杂的投影计算使得ADMM译码算法复杂度较高且无高效的硬件实现方案.使用线段投影算法(line segment projection algorithm,LSA)计算校验多胞体投影可以省去复杂的排序和迭代操作,仅需进行简单的加减与比较运算,十分适合硬件实现.首先针对硬件实现对线段投影算法进行简化,并设计了完整的ADMM译码硬件实现方案,在FPGA(field programmable logic gate array)中搭建了完整译码平台进行实验.实验表明:相较于已有的译码器,本文实现的ADMM-LSA译码器误码率性能基本一致,译码速度提高了 30.6%,且在硬件资源消耗上有大幅减少,其中LUT(look up table)资源使用量减少了 40.3%,(flip flop,FF)资源减少 67.6%,(digital signal processing,DSP)资源减少 54.5%.
译码算法、交替方向乘子法、线段投影算法、硬件实现
23
TN911.2
国家自然科学基金;湖北省自然科学基金;中央高校基本科研业务费专项
2023-05-12(万方平台首次上网日期,不代表论文的发表时间)
共8页
2469-2476