10.3969/j.issn.1671-1815.2016.31.008
一种使用BU-65170内部 RAM实现双缓冲的星载1553 B总线数据传输技术
星载1553B总线数据传输通常需要使用外部RAM缓存待发送数据,使用外部RAM带来系统功耗和面积的增加,也增加了系统的复杂性。提出了一种使用1553B芯片内部RAM实现双缓冲的数据传输方案。此方案采用FPGA作为主控芯片,BU-65170作为1553B总线控制芯片,利用BU-65170内部RAM的两个地址空间段构成双缓冲,避免使用外部RAM,简化了系统硬件设计,提高了系统的可靠性。对双缓冲区采取交替更新访问方式,实现了1553B总线数据的可靠传输。此方案已成功应用于星载GNOS掩星探测仪。
FPGA、1553B、双缓冲
16
TN919.3
2016-12-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
41-45