10.3969/j.issn.1671-1815.2016.11.037
基于输出电压摆幅提高的超低相位噪声电压控制振荡器设计
提出了一种新型的超低相位噪声电压控制振荡器(Voltage contral oscillator,VCO)结构,该结构能够在不增加额外电感、不增大芯片面积的前提下,实现输出电压摆幅的大幅度提高,使得摆幅可以高于供电电压且低于地电位,进而改进VCO的相位噪声.采用TSMC 0.13μm CMOS工艺对该VCO进行设计.芯片测试结果表明,该VCO的振荡频率为5.5~6.2 GHz,在5.8 GHz振荡频率处,相位噪声达到-126.26 dBc/Hz@1 MHz,消耗的功耗为2.5 mW.归一化FOM指标达到-197.5dBc/Hz.
压控振荡器、相位噪声、输出电压摆幅
16
TN432(微电子学、集成电路(IC))
2016-06-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
194-197