10.3969/j.issn.1671-1815.2015.15.008
高精度模拟分频电路的设计与实现
针对精密授时系统中,铷原子钟只提供单一的10 MHz高精度信号,而用FPGA等数字分频设计精度达不到要求的问题,设计了采用电阻、电容、电感与运算放大器等简单器件构成的高精度模拟分频电路.对高精度分频电路中各个模块的设计进行了详细的描述.通过测试,设计的一分频与二分频电路都能够使精度达到±5×10-11,这比一般的数字分频器要高几个数量级.
铷原子钟、高精度分频、模拟电路
15
TN772(基本电子电路)
国家自然科学基金项目61335008
2015-06-17(万方平台首次上网日期,不代表论文的发表时间)
共7页
44-49,60