10.3969/j.issn.1671-1815.2014.35.012
长线422高速传输中的收发模块设计
为了实现长线422的串行高速传输,设计了以FPGA为控制芯片,DS26C31和DS26C32为差分线路驱动器的长线422收发模块电路;并给出了FPGA内部通过严格控制时钟实现高速串行发送、串行接收单元的逻辑设计.经测试,该设计能实现45 m双绞长线,速率达10.3 Mb/s的稳定可靠传输.
422、收发模块、长线、高速传输、FPGA
14
TN914.34
2015-01-15(万方平台首次上网日期,不代表论文的发表时间)
共5页
68-71,103