10.3969/j.issn.1671-1815.2014.09.040
基于数字信号处理器的IEEE 802.11ac低密度奇偶校验码编码器的设计与实现
本文提出了适用于IEEE 802.11ac标准草案LDPC码编码器的设计方案.设计方案针对LDPC码的校验矩阵的准循环、双对角线的结构特点,采用了具有低复杂度的快速迭代算法,在FreeScale公司的MSC8156 DSP平台上实现了LDPC码的编码器,并对代码进行了合理的优化.测试结果显示,使用MSC8156的一个运算核心进行编码的平均速率可达1Gbps以上,满足系统要求.
802.11 ac、低密度奇偶校验(low density parity check code、LDPC)、数字信号处理器(digital signal processing、DSP)准循环、编码器
14
TP911.22
国家科技重大专项2012ZX03004004;国家“973”计划2013CB329002国际合作高通——清华大学联合项目、清华大学自主科研计划2010TH203-2;中瑞国际合作项目DFG12010;东南大学高校合作基金2012D02;清华大学横向合作项目20122000153
2014-07-10(万方平台首次上网日期,不代表论文的发表时间)
共5页
184-188