10.3969/j.issn.1671-1815.2014.07.049
基于FPGA的通用异步收发传输器控制FLASH存储系统设计
为了解决测井数据文件的存储问题,提出了一种基于FPGA实现通用异步收发传输器(UART)控制FLASH存储系统设计的方法.以FPGA作为核心控制器对系统结构进行了模块化分解,以适应自顶向下的设计方法.在Quartus Ⅱ开发平台中采用Verilog硬件描述语言利用有限状态机,实现了UART控制FLASH的读、写、擦除操作;并给出了UART控制FLASH的数学模型.采用Spansion公司的S29AL016D系列FLASH结合FPGA和UART设计了接口电路.最后在Modelsim环境下进行仿真,验证了该存储系统设计的正确性和可靠性.
垂直地震创面(VSP)、通用异步收发传输器(UART)、FPGA、FLASH、有限状态机
14
TP333.2(计算技术、计算机技术)
国家自然科学基金重大科研仪器设备研制专项41227802;国家杰出青年科学基金41025015;国家自然科学基金41274109;四川省青年科技创新研究团队项目2011JTD0013;四川省科技支撑计划2013FZ0022
2014-07-04(万方平台首次上网日期,不代表论文的发表时间)
共5页
223-226,232