10.3969/j.issn.1671-1815.2014.01.044
基于DDS和PLL技术实现的L波段高码速率(16 Mb/s)最小频移键控调制源
介绍了一种实现MSK调制信号的方法.该方法结合了DDS和PLL技术的特点,采用二次混频方案,实现了码速率达16 Mb/s的l波段(1 030 MHz和1 090 MHz)MSK调制信号源.对调制后的信号质量进行了测试,并通过测试结果对DDS系统时钟与FPGA系统时钟同步的重要性进行了说明.测试结果表明该信号源的EVM RMS值最大为6.7%(在1 030MHz时测得),最小仅为2.3%(在1 090 MHz时测得),并且当DDS系统时钟与FPGA系统时钟同步时,其调制信号的信号质量要大大优于两者不同步时的信号质量.
最小频移键控(MSK)、误差向量幅度(EVM)、锁相环(PLL)、直接数字频率合成(DDS)
14
TN761.93(基本电子电路)
2014-05-07(万方平台首次上网日期,不代表论文的发表时间)
共5页
209-213