期刊专题

10.3969/j.issn.1671-1815.2013.24.057

从低速存储器到高速FPGA配置的位流解压缩

引用
如果配置FPGA的位流很大,存储位流的存储器就会需要更大的空间,同时配置时间也会很长.为了节约存储空间和提高配置速度,提出了一种解决途径,即在存储芯片(比如Flash存储器)内嵌一个解压缩结构.为了实现这个目标,讨论了两种压缩算法:PDLZW和LZSS.通过对这两种算法的改进,使其适合设计的要求:好的压缩比,解压缩器消耗硬件资源少和有较好的数据吞吐率.实验表明,提出的压缩和解压缩算法,不仅可以减少近30%的存储空间,还能提高将近一倍的数据输出速率.

FPGA、PDLZW算法、LZSS算法、压缩、解压缩、数据吞吐率

13

TP393.02(计算技术、计算机技术)

2013-10-10(万方平台首次上网日期,不代表论文的发表时间)

共7页

7255-7261

相关文献
评论
暂无封面信息
查看本期封面目录

科学技术与工程

1671-1815

11-4688/T

13

2013,13(24)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn