10.3969/j.issn.1671-1815.2013.20.043
一种编码器实时读出电路设计及处理方法
设计一个编码器实时读出系统.采用FPGA作为处理器对增量式编码器和绝对值编码器进行读值,然后将从编码器读入的数据信息转化为角度值,最后驱动液晶显示模块进行实时读出角度值.硬件部分主要包括一块FPGA控制器、两种编码器接入模块、一个LCD模块,以及外围配置电路.软件部分主要包括编码器数字信号接收、数据处理、LCD驱动显示.电路板可用于检验实验室采购的编码器,保障生产任务按时完成;也可以置于各种平台之上,用于实时显示方位角度值.
FPGA、编码器、液晶显示屏驱动、Verilog
13
TP271.82(自动化技术及设备)
国家863计划资助项目2011AA7031002G;国家十二五国防预研项目41101050501
2013-10-21(万方平台首次上网日期,不代表论文的发表时间)
共6页
5954-5959