10.3969/j.issn.1671-1815.2012.30.055
基于CPLD和Verilog的高精度线阵CCD驱动电路设计
以东芝公司生产的TCD1711DG线阵CCD为例,研究了一种基于CPLD的线阵CCD驱动电路的设计方法.首先,分析了线阵CCD基本结构和工作原理,并叙述了线阵TCD1711DG驱动脉冲的时序要求.在QuartusⅡ开发系统上,运用Verilog描述的有限状态机,设计了基于Altera公司MAX 7000S系列EPM7032STC44的驱动电路.最后,采用ModelSim SE软件进行仿真,并用示波器测试出CPLD输出的驱动脉冲.仿真和试验结果表明,CCD输出结果完全符合TCD1711DG的时序要求.
线阵CCD、CPLD、驱动电路、Verilog HDL、有限状态机
12
TN873.3(无线电设备、电信设备)
国家重大工程项目x2jqB1100060
2013-01-18(万方平台首次上网日期,不代表论文的发表时间)
共6页
8052-8057