10.3969/j.issn.1671-1815.2012.30.054
一种基于FPGA的高精度数字鉴相器
本文提出一种基于CIC滤波器和CORDIC算法的高精度数字鉴相器.本鉴相器通过两路正交本振信号分别与两路待测相信号相乘,使用CIC滤波器的滤除乘积中的高频信号,最后通过CORDIC算法计算出相位差.上述方法适于FPGA实现,Alteral公司的FGPA有丰富的乘法器资源,并且可以通过增加数据位宽度和使用流水线来实现鉴相器的高精度性和高速度性.通过modelsim和matlab的联合功能仿真,在加入一路35dB的高斯白噪声的信号中进行30次测量最大误差小于0.0032 rad.
FPGA、CIC滤波器、CORDIC算法
12
TN7633;TN79.1(基本电子电路)
2013-01-18(万方平台首次上网日期,不代表论文的发表时间)
共6页
8047-8051,8057